[뉴스토마토 왕해나 기자] 삼성전자가 극자외선(EUV) 기술을 기반으로 5나노(㎚) 공정 개발에 성공했다. 이달 안에 7나노 제품을 출하하고, 올해 양산을 목표로 6나노 제품 설계를 완료하는 등 공정 미세화를 선도하겠다는 방침이다.
삼성전자가 이번에 개발한 차세대 5나노 공정은 셀 설계 최적화를 통해 기존 7나노 공정 대비 로직 면적을 25% 줄일 수 있으며, 20% 향상된 전력 효율, 10% 향상된 성능을 제공한다. 특히 7나노 공정에 적용된 설계 자산(IP, Intellectual Property)을 그대로 활용할 수 있어 5나노 공정의 설계 비용을 줄일 수 있다.
삼성전자는 7나노와 6나노 파운드리 공정에서도 양산을 본격화하고 있다. 삼성전자는 올해 초 업계 최초로 EUV 공정을 적용한 7나노 제품 양산을 시작했으며, 이달 중에 본격 출하할 계획이다. 6나노 공정 기반 제품에 대해서는 대형 고객과 생산 협의를 진행하고 있으며 제품 설계가 완료돼 올해 하반기 양산할 예정이다.
삼성전자 화성캠퍼스 EUV라인 전경. 사진/삼성전자
이번 초미세 공정의 기반이 된 EUV 기술은 기존 불화아르곤(ArF)보다 파장의 길이가 짧은 EUV 광원을 사용해 보다 세밀한 반도체 회로를 구현할 수 있는 것이 특징이다. 회로를 새기는 작업을 반복하는 멀티 패터닝(Multi-Patterning) 공정을 줄여 성능과 수율을 높일 수 있다.
삼성전자는 초미세 공정 파운드리 생산의 핵심 기술을 확보함에 따라 국내 시스템 반도체 생태계가 강화되는 동시에 시스템 반도체 역량도 높아지는 효과를 기대하고 있다. 파운드리는 반도체 장비, 소재, 디자인, 패키징, 테스트 등 다양한 전문 업체들이 함께 성장해야 하므로 전후방 연관 효과가 큰 사업이다.
삼성전자는 한 장의 웨이퍼에 여러 종류의 반도체 제품을 생산하는 MPW(Multi Project Wafer) 서비스를 5나노 공정까지 확대 제공해 고객들이 보다 편리하게 최첨단 반도체를 제작할 수 있도록 지원한다.
또 삼성전자와 에코시스템 파트너, 고객 사이의 협력을 강화해 뛰어난 제품을 효과적으로 설계할 수 있는 프로그램인 SAFE TM(Samsung Advanced Foundry Ecosystem)을 가동한다. 설계 자산(IP) 외에도 공정 설계 키트(PDK, Process Design Kit), 설계 방법론(DM, Design Methodologies), 자동화 설계 툴(EDA, Electronic Design Automation) 등 5나노 공정 기반 제품 설계를 돕는 디자인 인프라를 제공한다. 팹리스 고객들은 이를 활용해 보다 쉽고 빠르게 제품을 설계할 수 있고, 신제품 출시 시기도 앞당길 수 있다.
배영창 삼성전자 파운드리사업부 전략마케팅팀 부사장은 “삼성전자의 EUV 기반 최첨단 공정은 성능과 IP 등에서 다양한 강점을 가지고 있어 5G, AI, 전장 등 신규 응용처를 중심으로 높은 수요가 예상된다”면서 “향후에도 첨단 공정 솔루션으로 미래 시스템 반도체 산업을 이끌어 나갈 것”이라고 말했다.
삼성전자는 최신 파운드리 생산시설인 화성캠퍼스 S3 라인에서 EUV 기반 최첨단 공정 제품을 생산하고 있으며, 현재 건설 중인 화성캠퍼스 EUV 전용 라인을 2020년부터 본격 가동해 고객과 시장의 요구에 대응해 나갈 계획이다.
왕해나 기자 haena07@etomato.com